Altium Sharp ARM720T_LH79520 инструкция обслуживания

1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28

Идти на страницу of

Хорошее руководство по эксплуатации

Законодательство обязывает продавца передать покупателю, вместе с товаром, руководство по эксплуатации Altium Sharp ARM720T_LH79520. Отсутствие инструкции либо неправильная информация, переданная потребителю, составляют основание для рекламации в связи с несоответствием устройства с договором. В законодательстве допускается предоставлении руководства в другой, чем бумажная форме, что, в последнее время, часто используется, предоставляя графическую или электронную форму инструкции Altium Sharp ARM720T_LH79520 или обучающее видео для пользователей. Условием остается четкая и понятная форма.

Что такое руководство?

Слово происходит от латинского "instructio", тоесть привести в порядок. Следовательно в инструкции Altium Sharp ARM720T_LH79520 можно найти описание этапов поведения. Цель инструкции заключается в облегчении запуска, использования оборудования либо выполнения определенной деятельности. Инструкция является набором информации о предмете/услуге, подсказкой.

К сожалению немного пользователей находит время для чтения инструкций Altium Sharp ARM720T_LH79520, и хорошая инструкция позволяет не только узнать ряд дополнительных функций приобретенного устройства, но и позволяет избежать возникновения большинства поломок.

Из чего должно состоять идеальное руководство по эксплуатации?

Прежде всего в инструкции Altium Sharp ARM720T_LH79520 должна находится:
- информация относительно технических данных устройства Altium Sharp ARM720T_LH79520
- название производителя и год производства оборудования Altium Sharp ARM720T_LH79520
- правила обслуживания, настройки и ухода за оборудованием Altium Sharp ARM720T_LH79520
- знаки безопасности и сертификаты, подтверждающие соответствие стандартам

Почему мы не читаем инструкций?

Как правило из-за нехватки времени и уверенности в отдельных функциональностях приобретенных устройств. К сожалению само подсоединение и запуск Altium Sharp ARM720T_LH79520 это слишком мало. Инструкция заключает ряд отдельных указаний, касающихся функциональности, принципов безопасности, способов ухода (даже то, какие средства стоит использовать), возможных поломок Altium Sharp ARM720T_LH79520 и способов решения проблем, возникающих во время использования. И наконец то, в инструкции можно найти адресные данные сайта Altium, в случае отсутствия эффективности предлагаемых решений. Сейчас очень большой популярностью пользуются инструкции в форме интересных анимаций или видео материалов, которое лучше, чем брошюра воспринимаются пользователем. Такой вид инструкции позволяет пользователю просмотреть весь фильм, не пропуская спецификацию и сложные технические описания Altium Sharp ARM720T_LH79520, как это часто бывает в случае бумажной версии.

Почему стоит читать инструкции?

Прежде всего здесь мы найдем ответы касательно конструкции, возможностей устройства Altium Sharp ARM720T_LH79520, использования отдельных аксессуаров и ряд информации, позволяющей вполне использовать все функции и упрощения.

После удачной покупки оборудования/устройства стоит посвятить несколько минут для ознакомления с каждой частью инструкции Altium Sharp ARM720T_LH79520. Сейчас их старательно готовят или переводят, чтобы они были не только понятными для пользователя, но и чтобы выполняли свою основную информационно-поддерживающую функцию.

Содержание руководства

  • Страница 1

    ARM720T_LH79520 – Sharp LH79520 SoC with ARM720T 32-bit RISC Processor Summary Core Reference CR0162 (v2.0) March 10, 2008 This document provides infor m ation o n Altium Designer's Wishbone wrapper support for the discrete Sharp Bluestreak® LH795 20 – a full y integrated 32-bit System-on- Chip (SoC), based on an ARM720T 32-bit RISC proce[...]

  • Страница 2

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor RISC Processor Background RISC, or Reduced Instruction Set Comput er, is a term that is conventionall y us ed to describe a t ype of microprocessor architecture that employs a small but highly- optimiz ed set of instructions, rather than the large set of more specializ ed in[...]

  • Страница 3

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Improving and Extending Product Life-Cycles Fast time to market is usually synony mous with a weaker f eature set – a traditional trade-off. Wi th FPGA-based sy stem designs you can have the best of both worlds. You can get your product to market quickly wi th a limited fe[...]

  • Страница 4

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Wishbone OpenBUS Processor Wrappers To normalize access to hardware and per ipherals, each of the 32-bi t proce ssors supported in Altium Designer has a W i shbone OpenBUS-based FPGA core that ' wraps' around the proces sor. This enables peri pher als defined in th[...]

  • Страница 5

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Architectural Overview Symbol Figure 1. Symbols used for the ARM720T_LH795 20 in both schematic (left) and OpenBus System (right). As can be seen from the schematic symbol in Figure 1, th e ARM720T_LH795 20 wrapper that is placed in an F PGA design essentially has three inte[...]

  • Страница 6

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Pin Description The following pin description is for the proce ssor when used on the schematic. In an OpenB us System, although the s ame signals are present, the abstract nature of the s ystem hides t he pin-level W ishbone interfaces. The interface signals to the physical [...]

  • Страница 7

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Name Type Polarity/Bus size Description Peripheral I/O Interface Signals IO_STB_O O High Strobe signal. When asserted, indicates the start of a valid W ishbone data transfer cycle IO_CYC_O O High Cycle signal. When asserted, indicates the start of a valid W ishbone bus cycle[...]

  • Страница 8

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Name Type Polarity/Bus size Description PER_RESET I Low Reset signal from the LH79520. ARM7_SYS_RESE T O Low Reset signal to the LH79520 (internally co nnected from the RST_I line). PER_CLK I Rise Clock signal from the LH79520 ARM7_SYS_CLK O Rise External Clock signal to the[...]

  • Страница 9

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Speed-critical (or latency-sens itive) parts of an application shou ld also be placed in this memory spac e. The following memory sizes are availa bl e to choose from: • 1KB (256 x 32-bit Words) • 2KB (512 x 32-bit Words) • 4KB (1K x 32-bit Words) • 8KB (2K x 32-bit [...]

  • Страница 10

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Memory & I/O Management The ARM720T_LH79520 us es 32-bit address buses prov iding a 4GBy te linear addr ess space. All mem ory access is in 32-bit words, which creates a physic al ad dress bus of 30-bits. Memory space is broken into seven main areas, as illustrated in Fi[...]

  • Страница 11

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Figure 5. Memory devices mapped into banks 0- 4 (cs0-cs4) of the ARM720T_LH79 520's addressable External Static Memory. Figure 6. Peripheral devices mapped into bank 5 (cs5) of the ARM720T_LH79520's addressabl e External Static Memory. CR0162 (v2.0) March 10, 2008 [...]

  • Страница 12

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor The adjacent flow chart shows the process that was followed to build this memory map in a schematic-based FPGA design. This flo w chart is only a guide, during the c ourse of dev elopment it is likely that you will jump back and forth thro ugh this process as you build up th[...]

  • Страница 13

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor • cs0 (Bank 0) – 40 00_0000h to 43FF_ FFFFh • cs1 (Bank 1) – 44 00_0000h to 47FF_ FFFFh The bank select signals arrive at the processor's wrapper component in the FPGA on the PER_CS bus. • cs2 (Bank 2) – 4800_0000h to 4BF F _FFFFh • cs3 (Bank 3) – 4C 00_[...]

  • Страница 14

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor The size of the RAM can vary bet ween 1KB and 16MB, dependent on the availabilit y of embed ded block RAM in the target FPGA device used. Memory size is configured in the Internal Processor Memo ry region of the Configure (32-bit Processors) dialog (see the section Configuri[...]

  • Страница 15

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor clock signal (CLK_I), an acknowledge signal fails to appear from the addressed slave peripher al dev ice, the wait request to the ARM720T is dropped, the processor times out normal ly and the current data transfer cycle is forcibly terminated. The ACK_O signal from a slave p[...]

  • Страница 16

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor • for an unsigned read, the processor will pad-out the remaining 24 or 16 bits respectivel y with zeroes • for a byte load/store, the processor will sign-ext end from bit 8 • for a half-word load/store, the processor will sign-extend from bit 16. Peripheral I/O For mem[...]

  • Страница 17

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Hardware Description For detailed information about the hardware and functionalit y of the ARM720T_LH7952 0 process or, including int erna l registers, refer to the following reference guide, ava ilable from the ARM website: • ARM720T Technical Referen ce Manual Clocking T[...]

  • Страница 18

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Wishbone Communications The following sections detail the standard ha ndsh aking that ta kes place when the processor communicat es to a slave p eripheral or memory device connected to the relevant Wishbone interface port. Both of the ARM720T _LH79520's Wishbone ports c[...]

  • Страница 19

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Reading from a Slave Wishbone Memory Device Data is read by the host processor (Wishbone Master) from a Wishbone-compliant memory device or memor y controller (Wishbone Slave) in accordance with the standard Wishbone dat a transfer hands haking protocol. T his data transfer [...]

  • Страница 20

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Placing an ARM720T_LH79520 in an FPGA design How the ARM720T_LH79 52 0 is placed and wired within an FPGA design depends on the method us ed to build that design. The main processor-based system can be defin ed purely on the schem atic sheet, or it can be cont ai ne d as a s[...]

  • Страница 21

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Design Featuring an OpenBus System Figure 11 illustrates identical use of the ARM720T _LH79520 within a design where the main processor system has been defined as an OpenBus System. Peripher als (and memor y) are c onnecte d to the proces sor through an Interconn ect compone[...]

  • Страница 22

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Figure 12. Wiring the OpenBus System-based ARM720T_ L H79520 to the physical pins of the FPGA device. For more information on the concepts and workin gs of the OpenBus System, refer to the article AR0144 Stre amlining Processor-based FPGA design w ith the OpenBus Syste m . F[...]

  • Страница 23

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor As the physical ARM720T processor do es no t reside within an FPGA, communications bet ween the host computer a nd t he ARM720T are carried out through the Hard Devices JT AG chain. Th is is a departure from the normal way of commu nic ating with FPGA-based, debug-enabled de[...]

  • Страница 24

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor • Download of the embedded c ode targ eted to the discrete ARM720T device. Click on the LH79520 devic e in the Har d Devices chain to access the process flo w re quired to do wnload the embedded soft ware to the processor, as illustrated below. Notice that the process flow[...]

  • Страница 25

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Figure 16. Starting an embedded code debug session. The debug environment offers the full suite of tools you would ex pect to see in order to effi cientl y debug the embedded code. These features include: • Setting Breakpoints • Adding Watches • Stepping into and over [...]

  • Страница 26

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Figure 17. Workspace panels offering code- specific information and controls Figure 18. Workspace panels offering informat ion specific to the parent processor. Full-feature debugging is of course e njo ye d at the source code level – from within the source code file itsel[...]

  • Страница 27

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Figure 19. Accessing debug features from the processor's instrument panel The Nexus Deb ugger button provides acces s to the associated debug panel (Figure 20), which in turn allows you to int errog ate and to a lighter extent control, debu gging of the processor and it[...]

  • Страница 28

    ARM720T_LH79520 – Sh arp LH79520 SoC with ARM720T 32-b it RISC Processor Instruction Set The ARM7TDMI-S core processor – on which the ARM720T is bas ed – is an implementation of t he AR M architecture v4T. For an overview of the ARM instructions availabl e for this proc e ssor, refer to the follo wing documents, available from the ARM website[...]